Skip to main content
Mobile menu
PCB设计
Altium Designer
最广泛使用的PCB设计解决方案
Altium NEXUS
敏捷的团队PCB设计
元器件 & 数据
Altium Concord Pro
元器件库管理的完整解决方案
Octopart
大量简单易用的元器件数据库
Altium年度客户服务计划
资源 & 支持中心
了解产品
免费试用
下载
扩展应用
联系我们
关注微信
扫描二维码
关注Altium微信平台
资源 & 支持中心
博客
支持中心
文档
培训和活动
线上研讨会
Altium社区
论坛
Bug提交
创意
Altium认证
举报盗版
Search Open
Search
Search Close
登录
信号完整性
Main Chinese menu
首页
网络研讨会
资源中心
指南书
按话题热度
Altium Designer的
ECAD/MCAD
PCB设计
供应链
信号完整性
刚挠
印刷电路板布线
原理图捕获
团队协作
工程新闻
模拟/分析
电源完整性
统一设计
设计制造性设计(DFM)
设计数据管理
高速设计
信号完整性
浏览我们的资源库了解更多关于PCB设计和信号完整性。
PDN阻抗分析和建模:从原理图到PCB布局
我们在这里讲了很多关于信号完整性的内容,但信号完整性其实与电源完整性密切相关。这不仅仅是减少电源/调压器的开关噪声或纹波的问题。在某些设计中,PCB中的PDN阻抗会对您的设计造成不利影响,从而导致电路板中的元件由于电源问题而无法按照设计工作。 这时,了解一些用于PDN阻抗分析的基本模型将起到一定的帮助作用。如果您可以为PDN阻抗建立一些合理准确的模型,则您可以为元件设计适当的去耦网络,以将PDN的阻抗保持在可接受的范围内。 为什么要进行PDN阻抗分析? 高速和高频PCB设计人员通过阅读本文即可知道答案。但是,随着技术要求的不断提高,无论是否情愿,我们所有人都将成为高速和高频PCB设计人员,因此了解PDN阻抗如何影响PCB中信号的行为就变得非常重要。不幸的是,我们在信息整合方面做得并不够好。因此,我很高兴在这里为大家做一个总结。 简而言之,您的PDN阻抗会影响电路的以下几个方面: 电源总线噪声。 由于PCB中的瞬态电流而产生的电压纹波。请注意,由于PDN阻抗是频率的函数
阅读文章
2:30
如何设置盲孔和埋孔
了解如何在设计中定义、设置和使用盲孔和埋孔。
观看视频
52
如何为阻抗计算定义参考平面
了解如何为设计的阻抗计算定义参考平面。
观看视频
8:09
如何计算单根传输线和差分传输线的阻抗
了解如何使用 Altium Designer 的层堆栈管理器,对设计中每层的单面和不同面的阻抗要求进行配置、定义和使用。
观看视频
2:49
如何在设计中设置和使用微孔
观看视频
1:04
支持印刷电子技术
Altium Designer 对印刷电子叠层设计的支持为设计人员提供了具有明显优势的新选择!
观看视频
1:06
支持HDI设计
通过支持微孔加速您的HDI设计
观看视频
差分对阻抗:使用计算器设计PCB
我在高中时上过各种各样的计算机课程,并且始终有一个疑问,那就是为什么以太网电缆中的导体要相互缠绕在一起?我不知道原来这是一种简单的设计方法,可以确保信号在不互相干扰的情况下抵达目的地。有时,复杂问题的最佳解决方案实际上也是最简单的解决方案。 差分对布线不只局限于以太网线缆;它也是高速PCB中的关键布线和设计技术之一。电路板设计人员通常从单端走线而不是差分对走线的角度来讨论传输线阻抗,但是清楚地理解和计算差分对阻抗对于确保整个电路板的受控阻抗至关重要。电抗、电感和阻抗等因素通常可以归结为一个简单的解决方案。 差分阻抗何时起到重要作用? 高速/高频PCB中的阻抗失配会严重破坏信号。当单端走线中存在明显的阻抗失配时,会出现诸如由于产生信号共振而导致的振铃之类的问题。这同样适用于不同的对;但与具有高输入阻抗的负载相连的端接对是个例外(例如,LVDS)。就像单端阻抗一样,当走线表现为差分传输线时,差分对阻抗具有重要意义,具体取决于给定走线上的传输延迟。 在信号上升时间非常短的情况下
阅读文章