Skip to main content
Mobile menu
PCB设计
Altium Designer
最广泛使用的PCB设计解决方案
Altium NEXUS
敏捷的团队PCB设计
元器件 & 数据
Altium Concord Pro
元器件库管理的完整解决方案
Octopart
大量简单易用的元器件数据库
Altium年度客户服务计划
资源 & 支持中心
了解产品
免费试用
下载
扩展应用
联系我们
关注微信
扫描二维码
关注Altium微信平台
资源 & 支持中心
博客
支持中心
文档
培训和活动
线上研讨会
Altium社区
论坛
Bug提交
创意
Altium认证
举报盗版
Search Open
Search
Search Close
登录
PCB布局
Main Chinese menu
首页
网络研讨会
资源中心
指南书
按话题热度
Altium Designer的
ECAD/MCAD
PCB设计
供应链
信号完整性
刚挠
印刷电路板布线
原理图捕获
团队协作
工程新闻
模拟/分析
电源完整性
统一设计
设计制造性设计(DFM)
设计数据管理
高速设计
PCB布局
高质量的PCB布局要求在元器件放置时,要能实现紧密布线,确保将EMI控制在较低水平,同时还要满足机械约束条件。浏览我们的资源库,学习PCB成功布局的策略。
如何从原理图创建PCB布局
PCB布局软件
Altium Designer的板布局
PCB信号完整性
电源完整性
PDN阻抗分析和建模:从原理图到PCB布局
我们在这里讲了很多关于信号完整性的内容,但信号完整性其实与电源完整性密切相关。这不仅仅是减少电源/调压器的开关噪声或纹波的问题。在某些设计中,PCB中的PDN阻抗会对您的设计造成不利影响,从而导致电路板中的元件由于电源问题而无法按照设计工作。 这时,了解一些用于PDN阻抗分析的基本模型将起到一定的帮助作用。如果您可以为PDN阻抗建立一些合理准确的模型,则您可以为元件设计适当的去耦网络,以将PDN的阻抗保持在可接受的范围内。 为什么要进行PDN阻抗分析? 高速和高频PCB设计人员通过阅读本文即可知道答案。但是,随着技术要求的不断提高,无论是否情愿,我们所有人都将成为高速和高频PCB设计人员,因此了解PDN阻抗如何影响PCB中信号的行为就变得非常重要。不幸的是,我们在信息整合方面做得并不够好。因此,我很高兴在这里为大家做一个总结。 简而言之,您的PDN阻抗会影响电路的以下几个方面: 电源总线噪声。 由于PCB中的瞬态电流而产生的电压纹波。请注意,由于PDN阻抗是频率的函数
阅读文章
PCIE布局和布线指南
小时候,拆开计算机,看着布满各种卡槽、芯片和其他电子器件的复杂主板,我总是有一个疑问,谁能把这些乱糟糟的东西搞清楚?随着我对计算机结构以及外围设备PCB设计的了解越来越多,我开始领会到PCB设计人员在致力于构建出色电子设备方面所做出的贡献。 现代GPU,USB,音频和网卡都运行在同一计算机外围设备架构(PCI Express)的背面。如果您刚接触PCIe设备的PCB设计,会发现有关这一主题的信息是零碎的,其中一些信息甚至作为公司机密受到严密保护。幸运的是,基本规范可以拆解为可执行的设计规则。您可以使用合适的PCB设计软件,轻松地为下一个PCIe设备进行布局和布线。 线路布线规范 与大多数高速设备相比,三代PCIe均允许使用更长的走线长度。对于不同的数据传输速率,每一代都有其自己的阻抗和最大走线长度规范,为了达到并维持所需的性能,应严格遵循这些规范。确切的布线规范取决于您在设计中使用的是第几代PCIe。 第1代和第2代中的走线长度均允许RX和TX信号走线的长度达到21英寸
阅读文章
1:08
DC Voltage and Current Density Layout Overlays - Features:EXSCvid
观看视频
40:47
Max Seeley - PCB Layout Start In The Schematics - Events:ADSCvid
观看视频